htaekjung의 블로그

  • 홈
  • 태그
  • 방명록

ip catalog 1

차세대반도체 경진대회 회고록

개요 및 목표2024 여름방학에 위와 같은 경진대회에 참가하였습니다. 먼저 저희는 디지털 회로 분야에 진로를 고민하고 있을 만큼 디지털 회로 분야에 관심이 있었는데 작년에 학교 실험 과목에서 FPGA를 사용한 경험이 있어 이를 토대로 FPGA에서 이미지를 디스플레이에 출력해보는 프로젝트를 진행하게 되었습니다. 사실 이번 프로젝트의 궁극적인 목표는 색상 변환되는 연산과정을 Verilog로 작성해  FPGA내에서 연산을 하여 SW0, SW1, SW2에 따라 다른 이미지들이 출력되게 하는 것이었습니다. 하지만, Verilog내에서 부동 소수점 연산을 하는데에 어려움을 겪어 위와 같은 과정을 Python으로 대체하게 되었습니다.과정이미지파일을 MIF(Memory Initialization File)이라는 메모리..

프로젝트 & 경진대회 2024.09.08
이전
1
다음
더보기
프로필사진

htaekjung의 블로그

전자공학을 전공하고 있으며 디지털 회로 설계에 대한 내용들이 기재될 것입니다.

  • 분류 전체보기 (40)
    • 디지털 시스템 설계 (2)
    • 관심분야 발표자료 (3)
    • 프로젝트 & 경진대회 (7)
    • 자격증 및 공부 기록 (8)
      • 공부시간 정리 (4)
      • 자격증 (4)
    • 강의 정리 (10)
      • MIT 딥러닝 유튜브 강의 정리 (2)
      • POSTECH 시스템반도체설계 강의 정리 (4)
      • 운영체제 강의 정리 (4)
    • 단기강좌 - SoCs and practicing .. (6)
    • 독후감 (1)

Tag

Digital Design, bus protocol, single cycle processor, ip catalog, 디지털 회로설계, bus interface, warboy, reconfigurable, verilog, simvision, 차세대반도체학과, soc 설계, questa, quartus, 디지털 회로 설계, gate sizing, 반도체 회로 설계, fir filter, de1-soc, xcelium,

최근글과 인기글

  • 최근글
  • 인기글

최근댓글

공지사항

페이스북 트위터 플러그인

  • Facebook
  • Twitter

Archives

Calendar

«   2025/07   »
일 월 화 수 목 금 토
1 2 3 4 5
6 7 8 9 10 11 12
13 14 15 16 17 18 19
20 21 22 23 24 25 26
27 28 29 30 31

방문자수Total

  • Today :
  • Yesterday :

Copyright © Kakao Corp. All rights reserved.

티스토리툴바