htaekjung의 블로그

  • 홈
  • 태그
  • 방명록

NMOS 1

KMOOC 시스템 반도체 설계 - Week 1(Introduction & CMOS)

ContentsIntroduction-1) CMOS Transistor Scaling한 세대마다 길이가 0.7배 됨 -> 면적은 0.49배가 됨 -2) PPAPowerPerformance(delay, operating frequency)Performance ⬆ : Clock frequency ⬆ 의미함Area(= Cost)Area ⬆ -> 수율 ⬇-3) Design Abstraction LevelsStandard Cell : Gate와 같은 회로들을 미리 설계하고 표준화한 설계 블록  CMOS basicCMOS는 NMOS와 PMOS가 합쳐진 형태이다.CMOS에 대해서 자세히 살펴보기 전, NMOS와 PMOS에 대해서 자세히 알아보자 NMOSGate가 1(high voltage)일 때 N형 채널이 형성되며..

강의 정리/POSTECH 시스템반도체설계 강의 정리 2024.12.10
이전
1
다음
더보기
프로필사진

htaekjung의 블로그

전자공학을 전공하고 있으며 디지털 회로 설계에 대한 내용들이 기재될 것입니다.

  • 분류 전체보기 (40)
    • 디지털 시스템 설계 (2)
    • 관심분야 발표자료 (3)
    • 프로젝트 & 경진대회 (7)
    • 자격증 및 공부 기록 (8)
      • 공부시간 정리 (4)
      • 자격증 (4)
    • 강의 정리 (10)
      • MIT 딥러닝 유튜브 강의 정리 (2)
      • POSTECH 시스템반도체설계 강의 정리 (4)
      • 운영체제 강의 정리 (4)
    • 단기강좌 - SoCs and practicing .. (6)
    • 독후감 (1)

Tag

bus protocol, 반도체 회로 설계, warboy, fir filter, bus interface, 차세대반도체학과, de1-soc, 디지털 회로설계, reconfigurable, verilog, soc 설계, 디지털 회로 설계, ip catalog, gate sizing, quartus, xcelium, simvision, questa, single cycle processor, Digital Design,

최근글과 인기글

  • 최근글
  • 인기글

최근댓글

공지사항

페이스북 트위터 플러그인

  • Facebook
  • Twitter

Archives

Calendar

«   2025/05   »
일 월 화 수 목 금 토
1 2 3
4 5 6 7 8 9 10
11 12 13 14 15 16 17
18 19 20 21 22 23 24
25 26 27 28 29 30 31

방문자수Total

  • Today :
  • Yesterday :

Copyright © Kakao Corp. All rights reserved.

티스토리툴바